HOME > Customer Center > 공지사항

Notice 공지사항

2014 SiSoft High-Speed Serial Interfgace Solution Seminar

제목

등록일

2014-04-28

2014 SiSoft High-Speed Serial Interfgace Solution Seminar

최근 고속데이터 송수신 시스템의 데이터 전송속도가 수Gbps ~ 수십(수백)Gbps를 넘나들게 됨에 따라 시스템 내의 Chip-Package-Board Interface의 효율적인 설계를 위해서는 전송선의 신호무결성(Signal Integrity), PLL/DLL, Transceiver, CDR(Clock & Data Recovery)회로 등에 대한 정확하고 신속한 사전 해석의
필요성이 강력히 대두되고 있는 실정입니다
.

 

“SiSoft사는 고속 시스템레벨 인터커넥트 설계 및 분석을 위한 신호무결성 분석 제품과 전문적인 컨설팅서비스업체로 1995년에 설립되었으며 고속인터페이스 설계 및 분석을 위한 업계최고의 신호무결성 및 타이밍 분석 솔루션인 QCD(Quantum Channel Designer) 종래의 솔루션과 비교 할 수 없을 정도로 사용의 편리함과 정확성을 제공합니다. 특히 SiSoft의 풍부한 AMI Model(Algorithmic Model Interface) 개발, 공급 경험은 IC 인터페이스와 와 인터커넥트의 신호무결성 설계 및 분석뿐만 아니라 I/O 버퍼특성, 패키지 설계분석, 다중 보드/단일 시스템레벨 인터커넥트 분석 등을 DOE(Design of Experience)기법을 이용하여
효과적으로 해석 할 수 있도록 도와 드릴 수 있을 것입니다
.

이에 최근 이슈가 되고 있는 High-speed Serial Interface Technology등에 대한 자세한 해석방법의 솔루션을 전문가를 초빙하여 최신의 개발동향, 설계해석에 대한 다양한 지식교환을 할 수 있는 장을 마련하고자 합니다.



일시: 2014년 5월 20일

장소: Hotel Castle



Time

Descriptions

Person in Charge

11:30 ~ 13:00

Registration and Lunch for all attendee

CMS

13:00 ~ 13:10

Greeting and Introduction

Hee-Choon Lee

13:10 ~ 14:00 

High-speed Serial Link Technical Trend (by Dr. Jiseong Kim, KAIST)

Prof. Ji-Seong Kim / KAIST

ü  Why do we need system-level analysis?
ü  Channel bandwidth limitation (Frequency-dependent Loss, material characteristics in high frequency, etc)
ü  Summary of Serial Link Technologies (Equalization, etc..)
ü  Design guide and examples

14:10 ~ 14:50

 Introduction of SiSoft Quantum Channel Designer & Its Applications for High-speed Serial Link Design

Douglas Burns / SiSoft

ü  Serial Link Channel Modeling and Analysis Issues
ü  Statistical Analysis (StatEye, BER, Contour, … etc) 
ü  Competitiveness and Advantages of QCD
ü  Examples(VPA and etc..)

15:00 ~ 15: 40

Why IBIS-AMI?

Douglas Burns / SiSoft

ü  What is IBIS-AMI and why do we need
ü  How it works
ü  How can develop AMI model
ü  Examples

15:40 ~ 16:20 

TBD 

Prof. Dong-Gun Kam / Ajuo University

 
 

16:25 ~ 17:00 

Introduction of SiSoft DOE interface and its Application

Douglas Burns / SiSoft

ü  Why do we need statistical analysis? (design space… ) 
ü  Brief intro of DOE and RSM (Samsung is familiar with these terms)
ü  Demo 

17:00 ~       

Wrap and QnA

CMS



샘플 키트는 사용을 위한 준비가 되어 있으며, 고객의 특정 요건들을 충족시키기 위해 쉽게 재설정될 수 있습니다. 이것은 신호 무결성과 타이밍 분석들이 광범위한 기생 변수들의

프로세스, 전압, 온도 조건들에 대해 빠르게 수행될 수 있도록 합니다. 이 외에, on-die termination(ODT)과 slew rate derating이 자동으로 수행되며, 모든 DDR2 파형 프로세싱

레벨들이 지원됩니다.