Home > SiSoft > QCD > Solution Space Exploration

Solution Space Exploration

채널 parameter

설계자들은 채널 요소들을 자신들의도식으로가져 옴으로써, Quantum Channel Designer에서 채널 설계를 그래픽으로 구현합니다.

채널 요소들은 TX/RX SerDes IP, 기생 소자(parasitic elements), 서브 회로 정의들과 S-parameter 블록들을 포함합니다. 사용자들은 transmission line,

트레이스(trace) 횡단면(cross-sectional) 특징, 혹은 line-to-line 공간 등과 같이,구현된 채널 설계의 어떤 변수이든 변경할 수 있습니다. QCD는 설계 변수들이 독립적으로

정리될 수 있도록 하거나, 또는 개별적인 기준으로 명시되는 값들과 함께 상관관계 데이터로 고려될 수 있도록 합니다.

S-parameter 데이터 포함

효과적인 serial link 분석은 S-parameter 데이터를 빠르고, 효율적으로 사용하는 능력을 필요로 합니다. Quantum Channel Designer는 설계자들이 S-parameter데이터

세트들을 가져와서, 이들을 자신들의 채널 설계에서 블록들과 연관시키도록 합니다. 설계자들은 다수의 세트들을 자신들의 도식에서 단일 블록과 연관시킬 수 있으며,

시뮬레이션 동안 자동으로 대체들을 통해 스윕(sweep) 할 수 있습니다.

SerDes IP 설정

IBIS-AMI규격은 SerDes IP에 대한 고성능, 상호 운용 모델들을 가능하게 합니다.

Quantum Channel Designer는 변환하지 않고 직접 모델들을 사용하여, IBIS-AMI에 대한 기본 지원을 제공합니다. IBIS-AMI 모델이 설계도에 배치될 때, QCD는 GUI에서

연관된 모델 parameter들을 디스플레이 하며, 설계자들이 시뮬레이션을 위해 사용되는 parameter 값들을 명시할 수 있도록 합니다.

Tab coefficients, equalization, clock recovery 모드들은 최적의 전체 설계 솔루션을 결정하기 위해 다른 채널 parameter들과 함께 정리될 수 있습니다.

자동 분석과 후 처리(포스트프로세스)

Quantum Channel Designer는 설계자들이 탐색된 솔루션 공간의 크기와 시뮬레이션 실행 시간 사이에서 트레이드오프를 제어할 수 있도록 합니다.

설계자들이 정리되는 설계 parameter들을 명시함에 따라, Quantum Channel Designer는 얼마나 많은 시뮬레이션들이 필요한지 보여줍니다.

이는 어떤 실험들이 상호작용을 하며 실행될 수 있는지, 그리고 어떤 실험들이 배치 분석에 더 적합한지를 설계자들이 쉽게 결정할 수 있도록 만들어줍니다.

시뮬레이션이 시작될 때, QCD는 자동으로 필요한 시뮬레이션 경우들을 생성하고, 시뮬레이션들을 실행하며, 표준 설계 매트릭스를 추출하기 위해 시뮬레이션 결과들을

후 처리(포스트 프로세스)합니다. 생성 조건들과 함께 시뮬레이션 결과들이 스프레드시트 포맷으로 제시되며, 설계자들이 빠르게 데이터를 정렬하고, 걸러내며, 관심

경우들을 확인할 수 있도록 합니다. 그래픽적 시뮬레이션 결과들은(파형들) 모든 시뮬레이션 경우들에 대해 저장되며, 요청에 따라 디스플레이 될 수 있습니다.