Home > SiSoft > QSI > Overview

Over View

Tightly Integrated Pre-/Post-Layout Analysis Flows

Lossy Transmission Line Editor

Stackup Editor

Waveform Viewer

Quantum-SI™ 개요

Quantum-SI는 어려운 고속 설계 문제들을 해결하는 실적을 입증하며, 전기와 신호 무결성 엔지니어들 사이에서 인정 받는 고속 설계 분야의 리더입니다.

Quantum-SI의 종합적인 분석 역량들은 전통적인 방법들로 분석을 수행하는데 필요한 시간과 노력을 상당히 감소시키면서, 시스템 수준의 잡음과 타이밍 마진들을 정확하게

예측합니다. Quantum-SI의 “인터페이스 중심” 분석 접근은 신호 무결성, crosstalk와timing의 합성 효과들에 대해 엔지니어들이 빠르고, 쉽게 전체 설계를 분석하고, 일차 통과의

성공을 달성할 수 있도록 합니다. Quantum-SI의 진보된 데이터와 시뮬레이션 관리는 설계자들이 수천 개의 시뮬레이션들을 쉽게 시뮬레이션 하고, 관리할 수 있도록 합니다

통합된 신호 무결성과 타이밍 분석

Quantum-SI는 복합적인 high-speed multi-board 시스템들에 대한 신호 무결성과 timimg 분석을 위해 실제로 통합된 솔루션을 제공합니다:

Quantum-SI는 자동으로 waveform quality(파형 품질) 보고서와 interconnect delay(연결지원)을 추출하면서, 철저한 파형 프로세싱을 통한 프리(pre)-레이아웃과

  포스트(post) - 레이아웃 시뮬레이션들을 포함하는 방법론을 실행합니다.

• Synchronous(동기식)와 source-Synchronous(소스 동기식) 설계를 위해 추출된 interconnect delay(연결 지연)들이 정적 타이밍 분석에 이용됩니다.

Quantum-SI는 칩의 코어, I/O의 패드, 혹은 source(소스)와 target component(타겟 요소) 패키지의 핀(pin)에서 모든 신호 무결성과 타이밍 분석을 수행하기 위해 유연성을

   제공합니다.

인터페이스 중심 분석

Quantum-SI는 고속 인터페이스에서 여러 신호 클래스들과 이들의 필요한 타이밍 관계들을 얻습니다.

Quantum-SI는 타이밍과 신호 무결성 분석들의 수행을 구동하기 위해 이 정보를 사용합니다. 전통적인 툴들은 타이밍 분석 및 신호 무결성과 타이밍 데이터의 통합을 사용자의

몫에 맡기고, 신호 무결성 분석만을 수행합니다. Quantum-SI는 적합한 데이터 처리 속도와stimuluspattern(자극 패턴)들을 사용하여, 신호 무결성 분석을 구동하기 위해

네트 클래스(net-class) 특화 정보를 사용합니다. Interconnect delay(연결 지연)들은 신호 무결성 시뮬레이션에서 추출되고, 인터페이스에서 모든 필요한 timing 관계들에

대한 timing 마진들을 결정하기 위해 timing 모델과 결합됩니다.

Core-to-Core™ 방법론

SiSoft는 Core-to-Core™으로 알려진, 공식화된 end-to-end 분석 방법론을 개발했습니다. 이것은 출력 버퍼의 입력에서 입력 버퍼의 출력까지 신호 무결성, crosstalk과timimg,

그리고 중간에 모든 전기 접속들을 분석하기 위한 높은 자동화 프로세스를 포함합니다. 이 방법론은 Quantum-SI프리/포스트 레이아웃 분석 플로에서 실행됩니다.

Quantum-SI는 엔지니어들이 고속 설계 완료를 달성할 수 있도록 하면서, 이러한 복합적인 분석들을 단일 솔루션에서 완전히 통합하는 유일한 제품입니다.

정확한 파형 프로세싱

Quantum-SI는 전체 솔루션 공간에 걸쳐 모든 파형의 모든 에지를 처리하며, 산업에서 가장 정확한 파형과 아이 다이어그램 분석을 제공합니다.

18개 이상의 측정 레벨들과 증가하고, 감소하는 parameter들을 고유하게 명시하는 능력을 가진 Quantum-SI만이 엔지니어들로 하여금 가장 진보된 I/O 구조들을 처리하고,

설계에서 waveform quality(파형 질)과 timing 마진들을 평가할 수 있도록 합니다.

HSPICE® 통합

Quantum-SI 100과 더 높은 제품 구성들은 HSPICE 시뮬레이션 엔진에 완벽한 인터페이스를 제공합니다. 이 인터페이스는 암호화된 HSPICE

모델들뿐 아니라, 기본적인 HSPICE와 HSPICE/IBIS 시뮬레이션을 포함합니다. Quantum-SI는 적합한 Spice 넷 리스트(netlists)를 생성하고,

제시하며, 파형 품질과 Interconnect delay(연결 지연)들에 대해 시뮬레이션 결과들을 처리합니다.

Quantum-SI는 연산 작업 활용(compute resource utilization)을 최대화하기 위해, HSPICE 기반 시뮬레이션 데크(decks)를로컬로,

혹은 LSF와 같은 큐잉 시스템들에 대해 제시할 수 있습니다.

IBIS와 HSPICE® 모델들에 대한 완벽한 지원

Quantum-SI는 확장된 IBIS 신택스를 통해 HSPICE와 IBIS 모델들의 포함을 지원합니다.

이것은 지원되는 HSPICE 요소의 포함뿐 아니라, 트랜지스터와 작동(IBIS) 모델들로 시뮬레이션을 가능하게 합니다

Quantum-SI의 Spice/IBIS 시뮬레이터Simulator

Quantum-SI는 IBIS I/O 버퍼들에 대해 고성능의 매우 정확한 시뮬레이션을 제공하는 내부 Spice/IBIS 시뮬레이터를 포함합니다.

Quantum-SI시뮬레이션 엔진은 subcircuit(분기회로)들과 손실 전송 라인들을 포함하는 표준 Spice 요소들에 대한 지원을 포함합니다.

설계 분석 재이용

설계 분석 재이용은 여러 물리적 수행들에 걸쳐, 그리고 프리 레이아웃과 포스트 레이아웃 분석 사이에서, 수행 내 설계 분석 환경들을 재이용하는 능력으로 정의됩니다.

Quantum-SI는 전송 네트 데이터 구조(네트 클래스와 유사한)를 이용함으로써 분석 재이용을 제공합니다. 이 고유한 역량은 SiSoft가 신호 무결성, crosstalk과timing에 대해

독창적으로 시뮬레이션 하도록 준비된 사전 구성된(pre-conofigured) Quantum-SI설계 분석 키트들을 제공할 수 있도록 합니다. 이러한 키트들은 몇 달이 걸리는 전통적인

분석 주기를 몇 주까지 절감하는 것으로 입증되었다.

전송 넷 리스트(Transfer Netlist)

전송 네트는 독립적인 네트워크 기술을 실행하며, Quantum-SI의 주요 데이터 구조로 기능합니다. 이것은 개념적으로 네트 클래스와 유사하지만, 구성요소 연결, 구성요소 전송,

운영 주파수, 측정 지점들에 관한 주요 정보를 포함합니다. 전송 네트 구조는 프리 레이아웃과 포스트 레이아웃 사이의 긴밀한 통합에 있어 핵심이 되는 것으로, 설계 분석 재이용에

있어 중요합니다.